| TRƯỜNG ĐẠI HỌC BÁCH KHOA HÀ NỘI<br><b>TRƯỜNG ĐIỆN – ĐIỆN TỬ</b> |            |                           | Học phần: EE4232 – TƯƠNG THÍCH ĐIỆN TỪ                                        |
|-----------------------------------------------------------------|------------|---------------------------|-------------------------------------------------------------------------------|
| Đề số: 03                                                       |            | Tổng số trang: 1          | Ngày thi: 09/02/2022<br>Thời gian làm bài: 60 phút<br>(Được sử dụng tài liệu) |
| Ký                                                              | Trưởng nhớ | om/Giảng viên phụ trách H | HP: Khoa phụ trách HP:                                                        |
| duyệt                                                           |            | V Om                      | Aho-                                                                          |

## <u>Câu 1</u> (5 điểm)

Xét mạch in gồm 2 vi mạch CMOS (hình 1) truyền tín hiệu tần số cao qua đường truyền mạch in thiết kế như hình 2 với thông số: s=15mils, w=10mils, h=40mils,  $\varepsilon_R=4.7$ , chiều dài đường truyền mạch in  $\ell=30$ cm. Vi mạch CMOS Gate 1 được mô hình hóa theo sơ đồ Thevenin gồm nguồn  $v_S(t)=V_0=5$ V (một chiều),  $R_S=10\Omega$ . Vi mạch CMOS Gate 2 được mô hình hóa bằng một điện trở tải  $R_L=100\Omega$  (hình 3).

- a. Tính và vẽ tín hiệu điện áp trên tải trong khoảng thời gian  $10.T_D$  và nhận xét về dáng điệu điện áp trên tải.
- b. Đề xuất phương án phối hợp trở kháng với đường truyền để đảm bảo vấn đề bảo toàn tín hiệu.



## **<u>Câu 2</u>** (4 điểm)

Em hãy trình bày những hiểu biết của mình về nối đất an toàn và nối đất tín hiệu trong thiết kế EMC. Hãy nêu và phân tích các phương pháp thiết kế nối đất trong việc thiết kế mạch in nhằm đảm bảo EMC, liên hệ thực tế mà em biết.

Trình bày: 1 điểm

